
[已验证]FPGA+STM32开发板
简介
STM32G0+AG1280开发板
简介:STM32G0+AG1280开发板开源协议
:CC-BY-NC-SA 3.0
描述
一块用了32G0和国产FPGA的开发板
32与FPGA通过SPI通信
G0使用内部HSE生成时钟,同时G0内部PLL输出高速时钟给FPGA作为时钟(最快16M),也可以使用FPGA内部PLL生成时钟(FPGA PLL有点怪,懒得研究了)
FPGA与32共用一个RST键,32与FPGA各自有一个独立的LED和一个按键
AG1280的使用方法可见libc大佬的 AG1280Q48 最小系统板 V1
剩下的大家见原理图即可
附件提供STM32G0及FPGA的测试工程文件,其中FPGA提供quartus工程和综合工程,STM的提供基于LL库的CUBEIDE工程
若板子无问题可见IO16输出2Mhz的时钟
BOM接插件自行去X信电子购买类似品

设计图
未生成预览图,请在编辑器重新保存一次BOM
暂无BOM
克隆工程工程成员
知识产权声明&复刻说明
本项目为开源硬件项目,其相关的知识产权归创作者所有。创作者在本平台上传该硬件项目仅供平台用户用于学习交流及研究,不包括任何商业性使用,请勿用于商业售卖或其他盈利性的用途;如您认为本项目涉嫌侵犯了您的相关权益,请点击上方“侵权投诉”按钮,我们将按照嘉立创《侵权投诉与申诉规则》进行处理。
请在进行项目复刻时自行验证电路的可行性,并自行辨别该项目是否对您适用。您对复刻项目的任何后果负责,无论何种情况,本平台将不对您在复刻项目时,遇到的任何因开源项目电路设计问题所导致的直接、间接等损害负责。


评论