站内搜索
发作品签到
标准版

[视频]万粉UP疑似盗平台IP6518模块设计资料流出

工程标签

1.6w
0
0
37

简介

ApourMaker,是B站2.5万粉丝科技区UP,而发布的某款关于自制快充与本平台WZW666下的IP6518设计作品高度重合,UP目前控评

简介:ApourMaker,是B站2.5万粉丝科技区UP,而发布的某款关于自制快充与本平台WZW666下的IP6518设计作品高度重合,UP目前控评

开源协议

Public Domain

创建时间:2021-08-02 10:32:38更新时间:2022-07-26 20:31:08

描述

2021-9-6:话说在前面,本项目封面采用"原"UP主在B站投稿的封面,只是后来被锤怂了修改了封面,后来人不要误会我强加标签了嗷!

 

 

首先IP6518是一款输出功率定位在45W级别的快充芯片

内置功率降压电路与识别电路,外围只需要简单的电阻电容电感即可搭建成强劲的快充方案

输入电压在12-30V间最佳

输出可在20V内轻松根据快充协议变换,输出最大电流为5A,(都基于45W最大功率)

支持的协议有QC FCP SCP SFCP PD等,总之就是大部分都能用上

其协议引脚支持A+C的配置,这里采用冲突型设计

主要是这款芯片高度集成 让外围布局难度很低,但是我怎么也想不到这种布局也会被抄去发B站视频且公然标明自制

 

 

首先铜柱堆叠模块这个创意,我觉得原作也不是最先想到的,可能有所参考,

我觉得迷惑的地方如下:

0:[大前提]两者使用的外围规格几乎一致
1:保险丝,USB-A座是相同的型号

elwhTfDOGHu4Yacir1e6R9CGzxH2rY0JEFwylPHQ.png

 

2:原作的两个LED都放反了,后者也放反了一个,

3:

Apour的输出LED限流电阻与原作限流电阻编号一样

4:两者的放电电阻编号一致

toZ9IC1gDoaY6LK4RXFzsK3btrznIMxgbDFo4ooi.pngvKnth6Xl1AyRlSKn3GALTDZlWJtKZszwRIgQyq3A.png

5:电感走线思相同

 

vV9K2FZnif60CXJYTzeo4iPBixfOKa8ryw95eS9C.png

p7YqFtHvMriKGB5jPzKpDC6UbMFRGWldtOTXWukb.png

6:RC削峰外围标号一致

E7BGHwpTJ3HKRNFxlcxvuGpNievPERVbOL4x3Uzo.pngxAHDrw7hzKMQZ1iRyAU1lXRhfWVhmrhH64EYbulM.png

7:芯片另外一侧的VIN,APOUR没有正确接入输入,

sRBaefEelE45sqXg2Cz8R5hKwrrxk2S53q8Lp6x0.png

恰巧原作的原理图中没有链接(如下)原作的PCB后来连上了Bu2Uq3xNLAuT7MIzCvqABk5TFwgUprW3gBEvbqo9.pngAPOUR在原作的基础上所作的更改:
删去了一个电解,加了一个MLCC与DC座.把检流电阻两侧电容交换

顺便加了个C口并连接了芯片,

顺便一提,电感的LX网络建议不要这么走,影响环路,

 

希望大家支持开源玩家,尊重开源,

B站链接https://www.bilibili.com/video/BV1ah411q7TU

 

 

设计图

未生成预览图,请在编辑器重新保存一次

BOM

暂无BOM

3D模型

序号文件名称下载次数
暂无数据

附件

序号文件名称下载次数
1
第一版_bilibili~5.mp4
1912
克隆工程
添加到专辑
0
0
分享
侵权投诉

工程成员

知识产权声明&复刻说明

本项目为开源硬件项目,其相关的知识产权归创作者所有。创作者在本平台上传该硬件项目仅供平台用户用于学习交流及研究,不包括任何商业性使用,请勿用于商业售卖或其他盈利性的用途;如您认为本项目涉嫌侵犯了您的相关权益,请点击上方“侵权投诉”按钮,我们将按照嘉立创《侵权投诉与申诉规则》进行处理。

请在进行项目复刻时自行验证电路的可行性,并自行辨别该项目是否对您适用。您对复刻项目的任何后果负责,无论何种情况,本平台将不对您在复刻项目时,遇到的任何因开源项目电路设计问题所导致的直接、间接等损害负责。

评论

全部评论(1
按时间排序|按热度排序
粉丝0|获赞0
相关工程
暂无相关工程

底部导航