GW1NSR_LV4CQN48P高云FPGA最小系统板
简介
高云小蜜蜂FPGA,GW1NSR_4C最小系统版测试。
简介:高云小蜜蜂FPGA,GW1NSR_4C最小系统版测试。开源协议
:GPL 3.0
描述
简介:
基于高云GW1NSR_4CQN48P,内置CORTEX-M3核,最小系统板测试版,5V_IN供电
特点:
JTAG 4孔引出,适配JLINK+FPGA调试器(FT232HQ下载)
25个闲置PIN,全部可作为FPGA约束,其中一部分可以作为M3核GPIO
喜欢高云FPGA的小伙伴,留言一起玩吧
00创立时间:2021-6-18(michey98)
01更新时间:2021-6-27 12:02:33(michey98)
02更新时间:2021-7-3 13:49:44,准备使用第二版,接口替换为金手指插槽式版本(michey98)

03更新时间:2021-7-6 22:32:08,第一版验证失败,焊接水平太low各种短路,元器件替换为0805,第二版开工(michey98)
04更新时间:2021-7-7 08:15:11,第二版初步绘制(an_ye)
05更新时间:2021-7-8 20:57:34,第二版绘制完毕(an_ye)
设计图
未生成预览图,请在编辑器重新保存一次BOM
暂无BOM
克隆工程工程成员
知识产权声明&复刻说明
本项目为开源硬件项目,其相关的知识产权归创作者所有。创作者在本平台上传该硬件项目仅供平台用户用于学习交流及研究,不包括任何商业性使用,请勿用于商业售卖或其他盈利性的用途;如您认为本项目涉嫌侵犯了您的相关权益,请点击上方“侵权投诉”按钮,我们将按照嘉立创《侵权投诉与申诉规则》进行处理。
请在进行项目复刻时自行验证电路的可行性,并自行辨别该项目是否对您适用。您对复刻项目的任何后果负责,无论何种情况,本平台将不对您在复刻项目时,遇到的任何因开源项目电路设计问题所导致的直接、间接等损害负责。


评论