基于CT7601SR的USB DAC设计(基于“滤波の電容”方案) - 嘉立创EDA开源硬件平台

编辑器版本 ×
标准版 Standard

1、简单易用,可快速上手

2、流畅支持300个器件或1000个焊盘以下的设计规模

3、支持简单的电路仿真

4、面向学生、老师、创客

专业版 professional

1、全新的交互和界面

2、流畅支持超过3w器件或10w焊盘的设计规模,支持面板和外壳设计

3、更严谨的设计约束,更规范的流程

4、面向企业、更专业的用户

专业版 基于CT7601SR的USB DAC设计(基于“滤波の電容”方案)

  • 4.1k
  • 21
  • 31

简介:基于滤波の電容https://oshwhub.com/xyzdiy/ct7601-usb-dac V1版

开源协议: CERN Open Hardware License

(未经作者授权,禁止转载)

创建时间: 2023-03-28 01:45:23
更新时间: 2023-09-11 11:20:29
描述

基于滤波の電容https://oshwhub.com/xyzdiy/ct7601-usb-dac V1版修改,并且同时参考了V2版。

 2023.6.3

    MAX97220指标被低估。MAX97220噪声7uV是在电阻选了两个20kΩ下测得的,所以max97220的指标应该会更好,这里应该是在4uV(20khz内)。指标应该与Meizu Pro 解码耳放差不太多。

 2023.5.10

    LPF电路改成了SABRE9601K的电路,运放仍然是MAX97220。原因:1. max97220指标也不错,噪声是7uV,够用。2.max97220 便  宜,有国产pin to pin替代。

   修改输出电平。R34-R37可以用0Ω、470Ω、806Ω,输出对应2.16Vrms、1.4Vrms、1Vrms,这是仿真结果。可以根据自己的耳机改,1Vrms适合大部分耳机,大了不好调音量,声音大了对耳朵也不好。

    优化es9018k2m的电源。这里最值得优化的地方,而不是其他,因为原版中es9018k2m VCCA、AVCCR、AVCCL共用一个电源,指标非常受影响。VCCA、AVCCR、AVCCL用三个LP5907单独供电,其余LDO选个便宜方便的就可以了,选6206。

 

   改一下晶振,用低相噪的音频晶振。计算192*192=36.864MHz,192KHz的采样率最小时钟频率是36.864MHz,频率高了更费电,电磁辐射更大,所以选45.1584MHz或者49.152MHz,根据个人常用是44.1KHz还是48KHz,对应选择45.1584MHz或者49.152MHz。

 

  分割了一下地。es9018k2m的地,max97220的电荷泵的地都做了分隔。

 

  信号链电阻电容。运放的电阻用薄膜电阻精度0.1%,信号链电容用c0g,退耦用x5r就行了。BOM都改好了。

 

 

   效果还可以,玩玩不错。像类似的魅族的,听起来指标应该是差了一些。性价比还没多少的。

原版地址:https://oshwhub.com/xyzdiy/ct7601-usb-dac

 

   焊接完了,多吹了几次,多补焊了几次,成了伊拉克成色。

设计图
原理图
1 /
PCB
1 /
未生成预览图,请在编辑器重新保存一次
工程视频/附件
序号 文件名称 下载次数
1

CT7601固件及烧录工具.7z

423
工程成员
侵权投诉
相关工程
换一批
加载中...
添加到专辑 ×

加载中...

温馨提示 ×

是否需要添加此工程到专辑?

温馨提示
动态内容涉嫌违规
内容:
  • 153 6159 2675

服务时间

周一至周五 9:00~18:00
  • 技术支持

support
  • 开源平台公众号

MP